Pat
J-GLOBAL ID:200903003630089349

圧電トランスの制御方法及び駆動回路

Inventor:
Applicant, Patent owner:
Agent (1): 丸山 隆夫
Gazette classification:公開公報
Application number (International application number):1996323211
Publication number (International publication number):1998174459
Application date: Dec. 03, 1996
Publication date: Jun. 26, 1998
Summary:
【要約】【課題】 入力電圧が不足しても負荷電流が不安定になることを防止する。【解決手段】 入力電圧検出・比較回路9は常時入力電圧Vccを監視し、電圧Vcc/(1+R1/R2)が最小電圧Vmin 以上の場合には基準電圧発生回路6内のトランジスタQ1をオフし、基準電圧Vref2が比較的高い値Vref2a となる。他方、電圧Vcc/(1+R1/R2)が最小電圧Vmin より小さい場合にトランジスタQ1がオンになり、基準電圧Vref2は比較的低い値Vref2b となる。比較器5は圧電トランス1の負荷電流iを整流した直流電圧Vi を基準電圧発生回路6aからの基準電圧Vref2と比較し、周波数掃引発振器7は比較回路5の出力電圧に応じて昇圧回路8の駆動周波数fの掃引方向を決定し、その周波数fの駆動パルスを昇圧回路8に印加する。
Claim (excerpt):
圧電トランスを用いて負荷電流の定電流制御を行う圧電トランス制御方法において、昇圧回路への入力電圧を検出するステップと、前記検出された入力電圧が負荷電流の設定値により定まる最小電圧を下回る場合に前記負荷電流の設定値を下げるステップと、を有する圧電トランス制御方法。
IPC (4):
H02M 11/00 ,  H01L 41/107 ,  H05B 41/24 ,  H05B 41/29
FI (4):
H02M 11/00 ,  H05B 41/24 Z ,  H05B 41/29 C ,  H01L 41/08 A

Return to Previous Page