Pat
J-GLOBAL ID:200903003768949721

ダイナミツク型分周回路

Inventor:
Applicant, Patent owner:
Agent (1): 川久保 新一
Gazette classification:公開公報
Application number (International application number):1991228743
Publication number (International publication number):1993048434
Application date: Aug. 14, 1991
Publication date: Feb. 26, 1993
Summary:
【要約】【目的】 従来回路よりも動作速度を充分に高めることができるダイナミック型分周回路を提供することを目的とする。【構成】 トランスファゲートによって差動増幅回路を制御する代わりに、クロック信号によって差動増幅回路の電源電流を制御する。
Claim (excerpt):
ドレインに負荷が接続され互いにソース結合された第1の差動対トランジスタとこのソース結合路に結合されクロック信号入力端子を備えたトランジスタとを含む第1の差動増幅回路と、上記第1の差動対トランジスタのドレインに入力端子が接続された2つのソースフォロア回路とを有するマスター回路と;ドレインに負荷が接続され互いにソース結合された第2の差動対トランジスタとこのソース結合路に結合されクロック補信号入力端子を備えたトランジスタとを含む第2の差動増幅回路と、上記第2の差動対トランジスタのドレインに入力端子が接続された2つのソースフォロア回路とを有するスレーブ回路と;で構成され、上記マスター回路の出力端子が上記スレーブ回路の入力端子に接続され、上記スレーブ回路の出力信号が反転帰還されて上記マスター回路の入力端子に送られることを特徴とするダイナミック型分周回路。

Return to Previous Page