Pat
J-GLOBAL ID:200903004210178180
半導体基板及びその製造方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
佐藤 成示 (外1名)
Gazette classification:公開公報
Application number (International application number):1994061350
Publication number (International publication number):1995273028
Application date: Mar. 30, 1994
Publication date: Oct. 20, 1995
Summary:
【要約】 (修正有)【目的】 シリコン単結晶基板上に転位が非常に少ない化合物半導体層を形成する。【構成】 シリコン単結晶基板4の表面側に成長させた化合物半導体層6に化合物半導体素子を形成する半導体基板3において、シリコン単結晶基板4の表面に局所的に非晶質領域5を形成し、その非晶質領域5以外の領域上の素子領域用化合物半導体層6aの領域に化合物半導体素子を形成する。【効果】 化合物半導体素子を形成する領域の転位を非常に少なくできる。また、半導体基板を反りを低減することができる。
Claim (excerpt):
シリコン単結晶基板の表面側に成長させた化合物半導体層に化合物半導体素子を形成する半導体基板において、前記シリコン単結晶基板の表面に局所的に非晶質領域が形成されており、その非晶質領域以外の領域上の前記化合物半導体層の領域に前記化合物半導体素子を形成することを特徴とする半導体基板。
IPC (3):
H01L 21/20
, H01L 21/265
, H01L 21/268
Return to Previous Page