Pat
J-GLOBAL ID:200903004762359708

回路装置

Inventor:
Applicant, Patent owner:
Agent (8): 吉武 賢次 ,  橘谷 英俊 ,  佐藤 泰和 ,  吉元 弘 ,  川崎 康 ,  津軽 進 ,  宮崎 昭彦 ,  笛田 秀仙
Gazette classification:公開公報
Application number (International application number):2005269921
Publication number (International publication number):2007079398
Application date: Sep. 16, 2005
Publication date: Mar. 29, 2007
Summary:
【課題】 複雑な組合せ論理回路を用いずに、ゲートラインを任意の走査順序で走査可能な回路装置を提供する。【解決手段】 第1の回路部4で符号化アドレスデータA<8:0>を受け取り、第1のデコーダ43で3個のサブデータA<2:0>、A<5:3>、およびA<8:6>の各々を復号化し、復号化された3個のサブデータA<2:0>、A<5:3>、およびA<8:6>を用いて、ゲート信号Sg(0)〜Sg(m-1)を生成する。【選択図】 図3
Claim (excerpt):
複数のサブデータを有する符号化アドレスデータであって、複数の第1のラインのうち選択されるべき第1のラインを表す符号化アドレスデータを受け取り、前記選択されるべき第1のラインに選択データを供給し、残りの第1のラインに非選択データを供給する回路装置であって、 前記回路装置は、前記複数のサブデータの各々を復号化し、復号化された複数のサブデータを用いて、前記選択データおよび前記非選択データを生成する、回路装置。
IPC (2):
G09G 3/20 ,  G09G 3/36
FI (6):
G09G3/20 622F ,  G09G3/20 622G ,  G09G3/20 622E ,  G09G3/20 622Q ,  G09G3/20 621F ,  G09G3/36
F-Term (21):
5C006AC22 ,  5C006AF26 ,  5C006AF42 ,  5C006BB16 ,  5C006BC03 ,  5C006BC20 ,  5C006BF26 ,  5C006FA14 ,  5C006FA41 ,  5C006FA47 ,  5C080AA06 ,  5C080AA10 ,  5C080BB05 ,  5C080DD08 ,  5C080DD22 ,  5C080DD26 ,  5C080FF11 ,  5C080GG11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
Patent cited by the Patent:
Cited by applicant (1) Cited by examiner (4)
Show all

Return to Previous Page