Pat
J-GLOBAL ID:200903004817823271

半導体記憶装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1992153485
Publication number (International publication number):1993342859
Application date: Jun. 12, 1992
Publication date: Dec. 24, 1993
Summary:
【要約】【目的】ウェハー状態あるいはパッケージに封入した後の状態のDRAMに、ワード線に高電圧がかかるデューティー比の高い交流電圧ストレステストモードを設定する場合に、電圧ストレステスト専用パッドを必要とせず、チップ面積の増大を抑制でき、隣接ワード線間あるいは隣接ビット線間等の耐圧低下等の通常動作時に起こり得る予測し難いあらゆる不良モードも同時にスクリーニングする。【構成】DRAM回路10の通常動作時に使用される外部端子の一部から入力する所定の信号に基ずいて電圧ストレステストモード信号を発生する回路20と、この回路からのテストモード信号を受け、リフレッシュ用アドレスカウンタ4の出力信号のある特定ビット以上の上位ビットのみを同一レベルに固定するように制御し、その特定ビット未満の下位ビットは正常にカウント動作するように制御する制御回路21とを具備することを特徴とする。
Claim (excerpt):
DRAM回路と、上記DRAM回路の通常動作時に使用される外部端子の一部から入力する所定の信号に基ずいて電圧ストレステストモード信号を発生する電圧ストレステストモード信号発生回路と、この電圧ストレステストモード信号発生回路からのテストモード信号を受け、前記DRAM回路のリフレッシュ用アドレスカウンタの出力信号のある特定ビット以上の上位ビットのみを同一レベルに固定するように制御し、その特定ビット未満の下位ビットは正常にカウント動作するように制御する制御回路とを具備することを特徴とする半導体記憶装置。
IPC (3):
G11C 11/401 ,  G11C 11/406 ,  G11C 29/00 303
FI (2):
G11C 11/34 371 A ,  G11C 11/34 363 Z
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平3-035491
  • 特開平3-076090

Return to Previous Page