Pat
J-GLOBAL ID:200903004837768439

コンパレータおよび光受信回路

Inventor:
Applicant, Patent owner:
Agent (1): 青木 輝夫
Gazette classification:公開公報
Application number (International application number):2000369160
Publication number (International publication number):2002171159
Application date: Dec. 04, 2000
Publication date: Jun. 14, 2002
Summary:
【要約】【課題】 無信号時にはヒステリシス幅を広く設定してノイズ入力の影響を抑制するとともに、信号入力時にはヒステリシス幅を狭く設定することによって高感度化を図るコンパレータを提供する。【解決手段】 偏差電圧ΔV(=VA-VB)を論理レベルが判定可能なまで増幅する差動増幅器、偏差電圧ΔV(=VA-VB)に対して(b)図および(c)図に示す2つのヒステリシス幅(ΔVa,ΔVb)を設定可能なヒステリシス回路を備えた比較手段2と、カウンタ、メモリ、照合回路等で構成し、比較手段2から供給される出力電圧VOのパルス列の先頭の固定論理パターンから予めメモリに設定した検出パターンを検出した場合には、切替信号VSを供給して比較手段2のヒステリシス回路のヒステリシス幅を切り替えるように制御する論理パターン検出手段3を備える。
Claim (excerpt):
第1の信号と第2の信号との偏差電圧を論理レベルが判定可能なまで増幅するとともに、偏差電圧に対してヒステリシス特性を有する比較手段を備えたコンパレータにおいて、前記比較手段からの出力電圧の論理パターンを検出し、検出した論理パターンが予め設定した検査パターンと一致する場合には、切替信号を出力してヒステリシス幅の切替えを制御する論理パターン検出手段を備えたことを特徴とするコンパレータ。
IPC (7):
H03K 5/08 ,  G01R 19/165 ,  H04B 10/28 ,  H04B 10/26 ,  H04B 10/14 ,  H04B 10/04 ,  H04B 10/06
FI (4):
H03K 5/08 J ,  H03K 5/08 R ,  G01R 19/165 B ,  H04B 9/00 Y
F-Term (17):
2G035AC08 ,  2G035AD00 ,  2G035AD20 ,  2G035AD23 ,  5J039DA12 ,  5J039DB03 ,  5J039DB09 ,  5J039DB11 ,  5J039KK18 ,  5J039KK23 ,  5J039MM08 ,  5J039NN01 ,  5K002AA03 ,  5K002BA07 ,  5K002BA15 ,  5K002BA16 ,  5K002DA06

Return to Previous Page