Pat
J-GLOBAL ID:200903004969914396

表示素子駆動装置およびそれを用いた表示装置

Inventor:
Applicant, Patent owner:
Agent (1): 原 謙三
Gazette classification:公開公報
Application number (International application number):2001036080
Publication number (International publication number):2002244580
Application date: Feb. 13, 2001
Publication date: Aug. 30, 2002
Summary:
【要約】【課題】 液晶パネル等に複数の駆動用LSIチップを実装する構造において、駆動用LSIチップに接続されない配線を断絶することなく最短に配置する。【解決手段】 液晶パネル1は、互いに交差してその交差部分でマトリクス状の画素部を形成する複数のデータ線電極および複数の走査線電極を有する。液晶パネル1のガラス基板1aにおける1辺側の端縁部に、実装パッケージ21を接続する。実装パッケージ21における絶縁性のフィルム基材22上に、液晶パネル1に近い側から順に、データ線電極を駆動するLSIチップ24と、走査線電極を駆動するLSIチップ23とを実装する。接続端子群27とLSIチップ24とを接続する複数の配線からなる配線部28bを、フィルム基材22上のLSIチップ23の下方(実装領域)を通過するようにフィルム基材22に固定して配置する。
Claim (excerpt):
互いに交差するようにマトリクス状に配された複数の第1電極と複数の第2電極とを有する表示素子を駆動するために設けられ、上記第1電極を駆動する駆動回路がチップに集積された第1集積回路および上記第2電極を駆動する駆動回路がチップに集積された第2集積回路と、接続端子および該接続端子と上記第1集積回路とを接続する接続配線を有するとともに、上記接続端子と上記表示素子との間で上記第1集積回路が上記第2集積回路よりも上記表示素子に近い位置にあるように上記第1および上記第2集積回路を実装する単一の実装基板とを備え、上記実装基板において、上記接続配線が上記第2集積回路の実装領域を通過するように固定して配されていることを特徴とする表示素子駆動装置。
IPC (6):
G09F 9/00 348 ,  G09F 9/00 346 ,  G02F 1/1345 ,  H01L 21/60 311 ,  H01L 21/60 ,  H05K 1/02
FI (6):
G09F 9/00 348 L ,  G09F 9/00 346 A ,  G02F 1/1345 ,  H01L 21/60 311 R ,  H01L 21/60 311 W ,  H05K 1/02 J
F-Term (24):
2H092GA45 ,  2H092GA60 ,  2H092NA27 ,  5E338AA01 ,  5E338AA12 ,  5E338AA16 ,  5E338BB75 ,  5E338CC01 ,  5E338CD13 ,  5E338EE11 ,  5F044KK03 ,  5F044KK09 ,  5F044MM03 ,  5F044MM16 ,  5F044MM21 ,  5F044QQ02 ,  5F044RR01 ,  5G435AA17 ,  5G435BB12 ,  5G435CC09 ,  5G435EE34 ,  5G435EE40 ,  5G435EE47 ,  5G435KK09
Patent cited by the Patent:
Cited by examiner (1)
  • 画像装置
    Gazette classification:公開公報   Application number:特願2001-289548   Applicant:シチズン時計株式会社

Return to Previous Page