Pat
J-GLOBAL ID:200903005147361243

CMOS技術で異種のシリサイド/ゲルマニドを含む半導体構造を形成する方法

Inventor:
Applicant, Patent owner:
Agent (4): 上野 剛史 ,  太佐 種一 ,  市位 嘉宏 ,  坂口 博
Gazette classification:公開公報
Application number (International application number):2006303411
Publication number (International publication number):2007150293
Application date: Nov. 08, 2006
Publication date: Jun. 14, 2007
Summary:
【課題】半導体構造の異なる領域に位置する異種のシリサイド又はゲルマニドを含む半導体構造を形成する方法を提供する。【解決手段】異種のシリサイド又はゲルマニドは半導体層、導体層、もしくはその両方の層に形成される。本発明によると、異なる金属の連続的な堆積とパターン形成の組合せを利用して、半導体チップの異なる領域に異なるシリサイド又はゲルマニドを形成する。本方法は、少なくとも第1領域と第2領域を有するSi含有層又はGe層を設けるステップと、第1領域又は第2領域の一方に第1シリサイド又はゲルマニドを形成するステップと、第1シリサイド又はゲルマニドを含まない他方の領域に、第1シリサイド又はゲルマニドとは組成の異なる第2シリサイド又はゲルマニドを形成するステップとを含み、第1および第2のシリサイド又はゲルマニドを形成するステップを連続的にもしくは単一のステップで行う。【選択図】図2
Claim (excerpt):
少なくとも第1領域と第2領域を有するSi含有層又はGe層を設けるステップと、 前記第1領域もしくは第2領域の一方に第1シリサイド又はゲルマニドを形成するステップと、 前記第1シリサイド又はゲルマニドを含まない他方の前記領域に、前記第1シリサイド又はゲルマニドとは組成の異なる第2シリサイド又はゲルマニドを形成するステップとを含み、前記第1および第2のシリサイド又はゲルマニドを形成する前記ステップを連続的にもしくは単一ステップで行う、半導体構造を形成する方法。
IPC (1):
H01L 21/28
FI (2):
H01L21/28 301S ,  H01L21/28 301R
F-Term (17):
4M104AA01 ,  4M104AA03 ,  4M104AA09 ,  4M104BB20 ,  4M104BB21 ,  4M104BB22 ,  4M104BB23 ,  4M104BB25 ,  4M104BB27 ,  4M104BB28 ,  4M104BB36 ,  4M104DD02 ,  4M104DD79 ,  4M104DD83 ,  4M104DD84 ,  4M104GG10 ,  4M104GG14

Return to Previous Page