Pat
J-GLOBAL ID:200903005249019612
デジタル送信機
Inventor:
,
Applicant, Patent owner:
Agent (2):
谷 義一
, 阿部 和夫
Gazette classification:公表公報
Application number (International application number):2009500421
Publication number (International publication number):2009530914
Application date: Mar. 12, 2007
Publication date: Aug. 27, 2009
Summary:
デジタル直交(Cartesian)変調送信機において、I(In-phase:同相)信号およびQ(Quadrature:直交)信号から1ビット論理信号群を符号化器が発生させる。単一ビットのデジタル変調器が、直交I/Q変調のために1ビット論理信号群を多重化する。多重化された1ビット論理信号を、DUC(Digital UpConverter:デジタル・アップコンバータ)がアップコンバートする。アップコンバートされた信号に基づき、DPA(Digital Power Amplifier:デジタル電力増幅器)がRF(Radio Frequency:無線周波数)信号を発生させる。デジタル極変調(ポーラ変調)送信器において、符号化器が振幅信号を第1の1ビット論理信号に変換する。デジタル位相変調器が、位相信号を使用して搬送波を変調し、第2の1ビット論理信号を発生させる。第2の1ビット論理信号を、DUCがアップコンバートする。第1の1ビット論理信号をFIFO(First-In First-Out:先入れ先出し)メモリが格納する。結合器が、第2の1ビット論理信号中に含まれる角度情報を、FIFOメモリ中に格納された第1の1ビット論理信号に含まれる振幅情報と結合する。結合された信号に基づき、DPAがRF信号を発生させる。
Claim (excerpt):
I(In-phase:同相)信号およびQ(Quadrature:直交)信号から1ビット論理信号群を発生させるための符号化器と、
直交(Cartesian)I/Q変調のために前記1ビット論理信号群を多重化するためのSBDM(Single Bit Digital Modulator:単一ビット・デジタル変調器)と、
前記多重化された1ビット論理信号をアップコンバートし、アップコンバートされた信号を発生させるためのDUC(Digital UpConverter:デジタル・アップコンバータ)と、
前記アップコンバートされた信号に基づき、RF(Radio Frequency:無線周波数)信号を発生させるためのDPA(Digital Power Amplifier:デジタル電力増幅器)と
を具備することを特徴とするデジタル送信機。
IPC (3):
H04L 27/36
, H04B 1/04
, H03F 3/217
FI (4):
H04L27/00 F
, H04B1/04 A
, H04B1/04 E
, H03F3/217
F-Term (21):
5J500AA01
, 5J500AA24
, 5J500AA41
, 5J500AC36
, 5J500AK04
, 5J500AK41
, 5J500AS14
, 5J500AT01
, 5K004AA08
, 5K004JE03
, 5K004JF01
, 5K060CC04
, 5K060DD04
, 5K060FF06
, 5K060FF07
, 5K060HH01
, 5K060HH06
, 5K060HH14
, 5K060HH25
, 5K060HH31
, 5K060LL01
Patent cited by the Patent:
Cited by examiner (4)
-
変調器
Gazette classification:公開公報
Application number:特願平5-020072
Applicant:株式会社東芝
-
広帯域信号処理装置、処理方法及び製造物
Gazette classification:公表公報
Application number:特願2004-543482
Applicant:メイコムインコーポレイテッド
-
ダイレクトシーケンス拡散システム
Gazette classification:公表公報
Application number:特願2002-541816
Applicant:クゥアルコム・インコーポレイテッド
Article cited by the Patent:
Return to Previous Page