Pat
J-GLOBAL ID:200903005795582158

基準電圧発生回路

Inventor:
Applicant, Patent owner:
Agent (1): 佐藤 隆久
Gazette classification:公開公報
Application number (International application number):1991305476
Publication number (International publication number):1993119859
Application date: Oct. 24, 1991
Publication date: May. 18, 1993
Summary:
【要約】【目的】 集積回路に組み込まれ、電源電圧依存性および温度依存性がなく、安定して基準電圧を発生することが可能であり、しかもこの基準電圧をユーザ側で自由に設定することが可能な基準電圧発生回路を提供すること。【構成】 二つのMOSトランジスタQ1,Q2を一対として差動入力段に持ち、出力端子を負の入力端子に接続して負帰還をかけたオペアンプ4で構成され、上記差動入力段に用いられる一対のMOSトランジスタQ1,Q2の内の少なくともいずれか一方を、フローティングゲート20を有するMOSトランジスタ構造とし、フローティングゲートに対して注入される電荷量に応じてしきい値電圧を可変とし、一対のMOSトランジスタのしきい値電圧の差異をオフセット電圧として発生させる。
Claim (excerpt):
二つのMOSトランジスタを一対として差動入力段に持ち、出力端子を負の入力端子に接続して負帰還をかけたオペアンプで構成され、上記差動入力段に用いられる一対のMOSトランジスタの内の少なくともいずれか一方を、フローティングゲートを有するMOSトランジスタ構造とし、フローティングゲートに対して注入される電荷量に応じてしきい値電圧を可変とし、一対のMOSトランジスタのしきい値電圧の差異をオフセット電圧として発生させる基準電圧発生回路。
IPC (2):
G05F 3/24 ,  H03F 3/34
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平2-264381
  • 特開平3-054614

Return to Previous Page