Pat
J-GLOBAL ID:200903006206354074
制御システム
Inventor:
,
,
,
,
,
,
,
,
Applicant, Patent owner:
Agent (1):
鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1993104294
Publication number (International publication number):1994314214
Application date: Apr. 30, 1993
Publication date: Nov. 08, 1994
Summary:
【要約】【目的】製造時に製品に不揮発性メモリが組み込まれていない場合でも、製造後にバグ修正可能とする制御システムを提供する。【構成】システムを制御するためのプログラムが記憶されたROM101と、このROM101に記憶されたプログラムを擬似的に書替える書替手段104と、外部との信号の授受を行うI/Oポート103とを含むワンチップマイクロコンピュータ1と、I/Oポート103に接続され、ワンチップマイクロコンピュータ1との間で通信するための外部素子2と、ワンチップマイクロコンピュータ1と外部素子2とを結ぶ信号ライン上に設けられ、書替手段104へ送信するためのデータを記憶した記憶素子4を接続可能な接続手段3とを具備する。
Claim (excerpt):
システムを制御するためのプログラムが記憶された読み出し専用メモリと、この読み出し専用メモリに記憶された上記プログラムを擬似的に書替える書替手段と、外部との信号の授受を行う入出力ポートとを含むワンチップマイクロコンピュータと、該ワンチップマイクロコンピュータの前記入出力ポートに接続され、前記ワンチップマイクロコンピュータとの間で通信するための外部素子と、前記ワンチップマイクロコンピュータと前記外部素子とを結ぶ信号ライン上に設けられ、前記書替手段へ送信するためのデータを記憶した記憶素子を接続可能な接続手段と、を具備したことを特徴とする制御システム。
IPC (4):
G06F 11/28
, G06F 11/28 340
, G06F 9/06 440
, G06F 15/78 510
Return to Previous Page