Pat
J-GLOBAL ID:200903007293465649

伝送路切替方式

Inventor:
Applicant, Patent owner:
Agent (1): 井出 直孝
Gazette classification:公開公報
Application number (International application number):1991345415
Publication number (International publication number):1993183469
Application date: Dec. 26, 1991
Publication date: Jul. 23, 1993
Summary:
【要約】【目的】 二つの異なる方路を経由した信号の遅延量を吸収し、無瞬断で回線サービスに影響を与えることなく伝送路切替を行うことができる。【構成】 送信側のVCパス終端生成装置はマルチフレーム構成手段でVC-3のJ1バイトの入力データにNNIフレームに対するマルチフレームを構成して送信する。受信側のセクション終端生成装置40は、フレーム同期回路43、44でJ1バイトの入力データによりマルチフレーム同期を確立し、制御回路47で二つの方路A、BからくるNNIフレーム信号の位相差を検出しエラスティックメモリ45、46の一方を制御してこの位相差を吸収する。
Claim (excerpt):
CCITT勧告G.707、G.708、G.709に規定されたNNIフレーム信号を生成しこの生成されたNNIフレーム信号を2分岐し二つの方路に出力する対向装置と、この二つの方路からのNNIフレーム信号をそれぞれ受信しセクションオーバヘッドを終端する二つの局間インタフェース部およびこの二つの局間インタフェース部の出力の一方を選択するセレクタを含む受信側セクション終端生成装置とを備えた伝送路切替方式において、上記対向装置は上記NNIフレーム信号の主情報のパスオーバヘッドの入力データにNNIフレームに対するマルチフレームを構成する手段を含み、上記受信側セクション終端装置は、上記二つの局間インタフェース部と上記セレクタとの間にそれぞれ挿入され入力する制御信号に基づき上記二つの局間インタフェース部の出力を遅延する遅延手段と、上記パスオーバヘッドの入力データに基づきマルチフレーム同期を確立し上記二つの局間インタフェース部の出力の位相差を検出し上記遅延手段の一方に上記制御信号を与えてこの位相差を補正する制御手段とを含むことを特徴とする伝送路切替方式。
IPC (4):
H04B 1/74 ,  H04J 3/00 ,  H04J 3/06 ,  H04L 7/08
Patent cited by the Patent:
Cited by examiner (1)
  • 特開昭63-002435

Return to Previous Page