Pat
J-GLOBAL ID:200903007555023448

記録モジュール

Inventor:
Applicant, Patent owner:
Agent (1): 古谷 馨 (外2名)
Gazette classification:公開公報
Application number (International application number):1994137328
Publication number (International publication number):1995068848
Application date: Jun. 20, 1994
Publication date: Mar. 14, 1995
Summary:
【要約】【目的】 低信号周波数の改良型記録モシ ゙ュールにより回路の信頼性を向上させ、製造費用と電力消費量を低下させると共に、独立した行ハ ゙ッファメモリが不要の記録モシ ゙ュール回路を提供すること。【構成】 線形配列の多数のLEDを階調制御する手段から成る記録モシ ゙ュールであり、LED動作時間は2nレヘ ゙ルの記録階調テ ゙ータに応じて変化する。回路はN個のnヒ ゙ット記憶アト ゙レスとN個のnヒ ゙ット出力を持つN×nヒ ゙ットシフトレシ ゙スタ(34)と、このレシ ゙スタを制御する第一のクロック手段から成る。またシフトレシ ゙スタのN個のnヒ ゙ット記憶アト ゙レスの内容を格納するッチレシ ゙スタ(35)を持ち、ラッチレシ ゙スタはN個のnヒ ゙ット出力ハ ゙スを持つ。さらに回路は各々のLEDの動作期間と階調テ ゙ータとの関係を確立する変調手段と、この変調手段を制御する第二のクロック手段を持つ。シフトレシ ゙スタ(34)、ラッチレシ ゙スタ(35)、変調手段(38)は、全て1個の半導体チッフ ゚上に集積される。変調手段は各LEDに1個割り当てられたN個の変調器(38)から成る。
Claim (excerpt):
N個の記録源(20)と、それらの記録源を、2n個のレベルを有する記録階調データを変更することにより階調制御する手段とから成る記録モジュールであって、N個のnビット階調データ格納アドレスと、N個のnビット出力とを有するN×nビットシフトレジスタ(34)と、そのシフトレジスタを制御するための第一のクロック手段と、前記シフトレジスタのN個のnビット階調データ格納アドレスの内容を格納するための格納手段(35)と、及び各々の記録源(20)に1個備えられているN個の変調器(38)であって、各々の記録源の動作期間および階調データと、これらの変調器を制御するための第二のクロック手段との関係を確立する変調器とから成る、記録モジュール。
IPC (5):
B41J 2/52 ,  B41J 2/44 ,  B41J 2/45 ,  B41J 2/455 ,  H04N 1/036
FI (2):
B41J 3/00 A ,  B41J 3/21 L

Return to Previous Page