Pat
J-GLOBAL ID:200903008522651814
スイッチングレギュレータ回路において高効率を広い電流範囲にわたって維持するための制御回路および方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
山本 秀策
Gazette classification:公開公報
Application number (International application number):1994052295
Publication number (International publication number):1994303766
Application date: Mar. 23, 1994
Publication date: Oct. 28, 1994
Summary:
【要約】【目的】 高効率のスイッチングレギュレータを提供すること、およびスイッチングレギュレータ回路において、高効率を、低い出力電流を含む広い電流範囲にわたって維持するための制御回路および方法を提供すること。【構成】 (1)1つまたはそれ以上のスイッチングトランジスタを含むスイッチと、(2)出力コンデンサを含む負荷に、制御された電圧で電流を供給するように設計された出力とを有するスイッチング電圧レギュレータを制御する回路および方法である。本発明の回路および方法は、出力電圧が、出力コンデンサの電荷によって、実質的に制御された電圧に維持され得る動作条件下で、1つまたはそれ以上のスイッチングトランジスタをターンオフする制御信号を発生する。このような回路および方法は、特に低平均電流電圧でレギュレータ回路の効率を増加させる。
Claim (excerpt):
スイッチング電圧レギュレータを制御する回路であって、該レギュレータは、(1)入力電圧を受け取ることができるように接続され、一対の同期してスイッチングされるスイッチングトランジスタを含むスイッチと、(2)出力コンデンサを含む負荷に、制御された電圧で電流を供給する出力とを含み、該回路は、該出力をモニタして第1帰還信号を発生する第1回路と、第1状態の回路動作中に第1制御信号を発生する第2回路であって、該第1制御信号が、該第1帰還信号に応答して、該スイッチングトランジスタのデューティーサイクルを変化させて、該出力を該制御された電圧で維持する、第2回路と、第2状態の回路動作中に第2制御信号を発生して、該出力コンデンサが実質的に該制御された電圧で該出力を維持する第1期間に、該スイッチングトランジスタを両方とも同時にオフにする、第3回路と、を含む回路。
Patent cited by the Patent:
Cited by examiner (2)
-
特開平2-079770
-
2相2重チヨツパ装置の制御回路
Gazette classification:公開公報
Application number:特願平3-194598
Applicant:富士電機株式会社
Return to Previous Page