Pat
J-GLOBAL ID:200903008665865939

半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 章夫
Gazette classification:公開公報
Application number (International application number):1992255738
Publication number (International publication number):1994084941
Application date: Aug. 31, 1992
Publication date: Mar. 25, 1994
Summary:
【要約】【目的】 ソース・ドレインの不純物拡散層にシリサイドを設けたMIS型FETの静電破壊耐性を改善する。【構成】 一部に高融点金属のシリサイドを有するMIS型FETのソース・ドレインの不純物拡散層4を、コンタクト6とゲート3との間の少なくとも一部に平面方向の幅寸法をゲート幅よりも小さくしたくびれた領域7を設け、このくびれた領域7により不純物拡散層4の層抵抗を大きくし、コンタクト6から侵入されるノイズを減衰し、MIS型FETの破壊を防止する。
Claim (excerpt):
ソース・ドレインの不純物拡散層の一部に高融点金属のシリサイドを有するMIS型FETを備える半導体装置において、前記ソース・ドレインの不純物拡散層は、コンタクトとゲートとの間の少なくとも一部に平面方向の幅寸法をゲート幅よりも小さくしたくびれた領域を設けたことを特徴とする半導体装置。
IPC (2):
H01L 21/336 ,  H01L 29/784
FI (2):
H01L 29/78 301 P ,  H01L 29/78 301 X
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平2-177366
  • 特開平3-174763

Return to Previous Page