Pat
J-GLOBAL ID:200903008709380032
半導体装置とその製造方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
大岩 増雄
Gazette classification:公開公報
Application number (International application number):1994321869
Publication number (International publication number):1996181204
Application date: Dec. 26, 1994
Publication date: Jul. 12, 1996
Summary:
【要約】【目的】 セルフアライメント法を用いたコンタクトホールの形成が容易に実現可能となる半導体装置、及びその製造方法を得る。【構成】 半導体基板上に形成する配線層を覆うようにIVa族元素を含むシリコン酸化膜、若しくはIVa族元素を含むシリコン窒化膜を形成し、配線層間に存在するソース/ドレイン領域等の半導体基板の一主面上の活性領域にコンタクトを形成するためにコンタクトホールエッチングをする際のエッチングストッパーとし、配線層がコンタクトと接すること、若しくは近接した位置に形成されることを抑制できるような構造とする。
Claim (excerpt):
一主面に活性領域が形成された半導体基板、この半導体基板上に第一の絶縁層を介して形成されたシリコン層、少なくとも上記シリコン層の上面及び側面を覆うように形成された第二の絶縁層、この第二の絶縁層のシリコン層側面部上に形成されたIVa族元素を含む第三の絶縁層を有することを特徴とする半導体装置。
Return to Previous Page