Pat
J-GLOBAL ID:200903009266375193

エラー検出方式

Inventor:
Applicant, Patent owner:
Agent (1): 倉田 政彦
Gazette classification:公開公報
Application number (International application number):1992161498
Publication number (International publication number):1994004318
Application date: Jun. 19, 1992
Publication date: Jan. 14, 1994
Summary:
【要約】【目的】1つのCPUで複数のタスクA、B、Cを時分割的に実行し複数の事象に対して実時間で処理を行うリアルタイム・マルチタスクシステムにおいて、各タスクA、B、Cの動作を監視することにより、動作のおかしいエラーの発生したタスクを終了再起動させ、システム全体に与える影響を最小限に抑える。【構成】各タスクA、B、Cよりも優先的に動作して各タスクA、B、Cの動作パターンを監視し、エラーの発生したタスクを終了再起動させるためのパターン監視タスクPを設けた。【効果】予め決められている処理の流れと異なるパターンで動作したタスクを終了再起動させて誤動作を防止することができ、したがって、システム全体に与える影響を最小限に抑えることができる。
Claim (excerpt):
1つのCPUで複数のタスクを時分割的に実行し、複数の事象に対して実時間で処理を行うリアルタイム・マルチタスクシステムにおいて、各タスクよりも優先的に動作して各タスクの動作パターンを監視し、エラーの発生したタスクを終了再起動させるためのパターン監視タスクを有することを特徴とするエラー検出方式。
IPC (4):
G06F 9/46 340 ,  G06F 9/46 330 ,  G06F 11/14 310 ,  G06F 11/30 305

Return to Previous Page