Pat
J-GLOBAL ID:200903010563972352
半導体集積回路装置およびその製造方法
Inventor:
,
,
,
,
,
,
,
Applicant, Patent owner:
Agent (1):
筒井 大和
Gazette classification:公開公報
Application number (International application number):1993277034
Publication number (International publication number):1995131025
Application date: Nov. 05, 1993
Publication date: May. 19, 1995
Summary:
【要約】【目的】 SOI構造の半導体集積回路装置を構成するMOS・FETのしきい値電圧の制御性を向上させる。【構成】 半導体基板1a上に絶縁層1bを介して半導体層1cの形成されたSOI基板を有する半導体集積回路装置であって、その絶縁層1bにおいて、半導体層1cに形成されnMOS3nおよびpMOS3pの下方に、下部電極3n4,3p4 を設け、その下部電極3n4 ,3p4 に所定の固定バイアス電圧を印加することが可能な構造とした。
Claim (excerpt):
半導体基板上に絶縁層を介して形成された半導体層にMIS・FETが形成されたSOI基板を有する半導体集積回路装置であって、前記半導体基板の上部において、前記MIS・FETの少なくともゲート電極に対向する位置に下部電極を設け、前記ゲート電極と、前記下部電極とのいずれか一方に固定バイアス電圧が印加されるように設定したことを特徴とする半導体集積回路装置。
IPC (3):
H01L 29/786
, H01L 21/8238
, H01L 27/092
FI (2):
H01L 29/78 311 G
, H01L 27/08 321 B
Patent cited by the Patent:
Cited by examiner (3)
-
半導体記憶装置
Gazette classification:公開公報
Application number:特願平3-184375
Applicant:株式会社日立製作所
-
半導体装置及びその製造方法
Gazette classification:公開公報
Application number:特願平3-170292
Applicant:富士通株式会社
-
特開平4-216667
Return to Previous Page