Pat
J-GLOBAL ID:200903011224989404

D/A変換器、オフセット調整回路及びこれを用いた携帯通信端末装置

Inventor:
Applicant, Patent owner:
Agent (1): 徳若 光政
Gazette classification:公開公報
Application number (International application number):1993285514
Publication number (International publication number):1994303137
Application date: Oct. 21, 1993
Publication date: Oct. 28, 1994
Summary:
【要約】 (修正有)【目的】 所要レイアウト面積の縮小と低消費電力化を図った高精度の電流駆動型のD/A変換器を実現する。複数のアナログ信号出力を有する電子回路の出力オフセットを相対的かつ高精度に調整できる回路を提供する。【構成】 入力ディジタル信号が複数に分割されてなる所定ビットのディジタル信号をそれぞれ受け、同じ基準電流を用いた複数からなる単位D/A変換器UDA1,UDA2によりアナログ電流に変換し、かかるアナログ電流を対応する入力ディジタル信号の重みに対応した電流変換を行って電流合成する。オフセットキャンセルすべき信号における基準となる直流信号に対応した固定的なディジタル信号をD/A変換器に入力し、上記D/A変換器の出力を分岐して得られる正相及び逆相の複数のアナログ出力信号のオフセットをそれぞれ検出した後、夫々のアナログ出力の直流オフセット値を所望の値とするためのオフセット調整用負帰還信号とする。
Claim (excerpt):
入力ディジタル信号が複数に分割されてなる所定ビットのディジタル信号をそれぞれ受け、同じ基準電流を用いた複数からなる単位D/A変換器によりアナログ電流に変換し、かかるアナログ電流を対応する入力ディジタル信号の重みに対応した電流変換を行って電流合成してなることを特徴とするD/A変換器。
IPC (4):
H03M 1/10 ,  H03M 1/68 ,  H03M 1/74 ,  H04B 1/40

Return to Previous Page