Pat
J-GLOBAL ID:200903011798719545

マルチプロセッサシステムおよびプログラム検証方法

Inventor:
Applicant, Patent owner:
Agent (1): 若林 忠
Gazette classification:公開公報
Application number (International application number):1995058770
Publication number (International publication number):1996255091
Application date: Mar. 17, 1995
Publication date: Oct. 01, 1996
Summary:
【要約】 (修正有)【目的】 何らかの原因でプログラムが破壊された場合、最悪バックアップ装置からのファイルロードまでシステム再開のエスカレーションが進む危険性を未然に防止し、システムダウンタイムを大幅に短縮する。【構成】 アクト系プロセッサ1AI〜IAN及びスタンバイ系プロセッサISI〜ISNが同一のプログラムを使用するマルチプロセッサシステムにおいて、プログラムの内容を各プロセッサの間で比較検証し、不一致の場合、多数決論理で障害プロセッサを特定し、障害と特定されたプロセッサのスタンバイ系をシステムから切離し、障害プロセッサのメモリへ正常なプロセッサのメモリの内容を転送する。
Claim (excerpt):
アクト系プロセッサとスタンバイ系プロセッサからなり、全プロセッサで同一のプログラムを使用するマルチプロセッサシステムのプログラム検証方法であって、コールドスタンバイ制御におけるスタンバイ系の装置を全て使用して、プログラムの内容を各プロセッサ間で周期的に比較し、プログラムの内容の不一致を検出した場合、多数決論理により障害プロセッサを特定し、該特定した障害プロセッサのスタンバイ系をシステムから切り離し、障害プロセッサのメモリへ正常なプロセッサのメモリの内容を転送する、マルチプロセッサシステムのプログラム検証方法。
IPC (3):
G06F 11/18 310 ,  G06F 11/20 310 ,  G06F 15/16 470
FI (3):
G06F 11/18 310 E ,  G06F 11/20 310 K ,  G06F 15/16 470 J
Patent cited by the Patent:
Cited by examiner (4)
  • 特開昭62-156753
  • 特開昭61-233845
  • 特開昭62-202642
Show all

Return to Previous Page