Pat
J-GLOBAL ID:200903011878838014
半導体素子収納用パッケージ
Inventor:
,
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1994231183
Publication number (International publication number):1996097326
Application date: Sep. 27, 1994
Publication date: Apr. 12, 1996
Summary:
【要約】【目的】金属基体の載置部に大きな変形が発生するのを皆無とし、半導体集積回路素子を強固に固定することができるとともに半導体集積回路素子の各電極をセラミックス枠体に設けたメタライズ配線層に正確に電気的接続することができる半導体素子収納用パッケージを提供することにある。【構成】上面に半導体素子3が載置される載置部1aを有する銅から成る金属基体1上に、前記載置部1aを囲繞するようにしてメタライズ配線層5を有するセラミックス枠体2をロウ付けした半導体素子収納用パッケージであって、前記金属基体1の上面に前記載置部1aを取り囲み、且つセラミックス枠体2内側に露出する溝Gを形成した。
Claim (excerpt):
上面に半導体素子が載置される載置部を有する銅から成る金属基体上に、前記載置部を囲繞するようにしてメタライズ配線層を有するセラミックス枠体をロウ付けした半導体素子収納用パッケージであって、前記金属基体の上面に前記載置部を取り囲み、且つセラミックス枠体内側に露出する溝を形成したことを特徴とする半導体素子収納用パッケージ。
IPC (2):
Patent cited by the Patent:
Cited by examiner (3)
-
半導体パッケージ
Gazette classification:公開公報
Application number:特願平4-320873
Applicant:日本電気株式会社
-
特開昭63-009956
-
特表平6-503207
Return to Previous Page