Pat
J-GLOBAL ID:200903013445097110
半導体装置の製法
Inventor:
Applicant, Patent owner:
Agent (1):
浅村 皓 (外3名)
Gazette classification:公開公報
Application number (International application number):1998242059
Publication number (International publication number):1999126829
Application date: Aug. 27, 1998
Publication date: May. 11, 1999
Summary:
【要約】【課題】 独立に形成されたゲート構造を有するトランジスタを提供する。【解決手段】 半導体層の第1の領域(16)を半導体層(12)の第2の領域(18)から隔離することにより、トランジスタを製造することができる。半導体層(12)の第1の領域(16)の上に第1のトランジスタの第1の使い捨てゲート構造(26)を形成することができる。半導体層(12)の第2の領域(18)の上に相補形の第2のトランジスタの第2の使い捨てゲート構造(28)を形成することができる。第1及び第2の使い捨てゲート構造(26、28)を含めて、第1及び第2の領域(16、18)の上にキャップ層(60)を形成することができる。第1及び第2の使い捨てゲート構造(26、28)の一部分(62、64)をキャップ層(60)から露出させることができる。
Claim (excerpt):
半導体層の第1の領域を前記半導体層の第2の領域から隔離し、前記半導体層の第1の領域の上に第1のトランジスタの第1の使い捨てゲート構造を形成し、前記半導体層の第2の領域の上に第2のトランジスタの第2の使い捨てゲート構造を形成し、前記第1 及び第2の領域の上にキャップ層を形成して、前記第1及び第2の使い捨てゲート構造の一部分を露出し、前記第2の使い捨てゲート構造の露出部分の上に第2の使い捨てゲート・キャップを形成し、前記第1の使い捨てゲート構造の少なくとも一部分を取除き、前記第1の使い捨てゲート構造の取除いた部分の代りに、第1のトランジスタの第1のゲート構造の少なくとも一部分を形成する工程を含む半導体装置を製造する方法。
IPC (4):
H01L 21/8238
, H01L 27/092
, H01L 29/78
, H01L 21/336
FI (2):
H01L 27/08 321 C
, H01L 29/78 301 Y
Return to Previous Page