Pat
J-GLOBAL ID:200903014705038810

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1996208065
Publication number (International publication number):1998050718
Application date: Aug. 07, 1996
Publication date: Feb. 20, 1998
Summary:
【要約】【課題】大口径半導体基板ウエハを用いた低コストの製造プロセスと素子特性を両立させる。【解決手段】半導体基板1上で、素子の導通領域となる部分のみ局所的に凹溝を設け実質的に厚みを薄くする。ウエハ周辺部やペレタイジング領域は所定の厚みを確保してプロセス時のウエハの変形や割れ等の障害を防止する。
Claim (excerpt):
半導体基板の相対する二つの主表面間に少なくとも一つのpn接合を有し、主電流を上記半導体基板の一つの上記主表面上の電極から上記pn接合を通して相対する他の上記主表面上の上記電極に向かって流す半導体装置の製造方法において、少なくとも一つの主表面に凹部を設けることにより主電流の導通領域の上記半導体基板の厚みを実質的に低減させたことを特徴とする半導体装置の製造方法。
IPC (3):
H01L 21/329 ,  H01L 21/304 301 ,  H01L 29/74
FI (3):
H01L 29/91 B ,  H01L 21/304 301 S ,  H01L 29/74 B

Return to Previous Page