Pat
J-GLOBAL ID:200903015746700256

表示回路

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1992053097
Publication number (International publication number):1993257562
Application date: Mar. 12, 1992
Publication date: Oct. 08, 1993
Summary:
【要約】【構成】 クロック制御回路を設け、発振器からのクロック信号を適当な割合で間引くようにし、本体制御回路から表示メモリに対する制御が発生したときは、クロック信号の間引き動作を行わないようにする。【効果】 発振器からのクロック信号を適当な割合で間引いて周波数を下げることができ、しかも、周波数を下げて消費電力を下げても、動作速度が遅くならない。
Claim (excerpt):
クロック信号を発生する発振器と、前記発振器からの前記クロック信号を間引いて表示クロック信号を送出するクロック制御回路と、表示データを格納する表示メモリと、制御信号によって本体制御回路との間でデータの授受を行い前記表示クロック信号によって前記表示メモリに格納してある前記表示データの表示を制御する表示制御回路と、前記表示制御回路の制御によって前記表示データの表示を行う表示器とを備えることを特徴とする表示回路。
IPC (4):
G06F 1/04 301 ,  G09G 3/20 ,  G09G 5/00 ,  G09G 5/18
Patent cited by the Patent:
Cited by examiner (3)
  • 特開平3-276218
  • 特開平3-006717
  • 特開平3-084585

Return to Previous Page