Pat
J-GLOBAL ID:200903016670738441

液晶表示素子およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 山本 秀策
Gazette classification:公開公報
Application number (International application number):1997334525
Publication number (International publication number):1999167125
Application date: Dec. 04, 1997
Publication date: Jun. 22, 1999
Summary:
【要約】【課題】 シール材による表示不良がなく、シール性および信頼性に優れた液晶表示素子およびその製造方法を提供すること。【解決手段】 本発明の液晶表示素子は、互いに交差して設けられた複数の走査配線および信号配線と、走査配線から走査信号が与えられ信号配線から入力信号が与えられるマトリクス状に設けられたスイッチング素子と、スイッチング素子に対応して設けられた画素電極とを有するアクティブマトリクス基板と;カラーフィルタ層とブラックマトリクスとを有し、アクティブマトリクス基板と所定の間隙でシール材により貼り合わされたカラーフィルタ基板と;アクティブマトリクス基板とカラーフィルタ基板との間に配された液晶層とを備える。配線と画素電極との間には層間絶縁膜が設けられ、かつ、この層間絶縁膜は、シール材が配された領域を含む領域に設けられている。
Claim (excerpt):
互いに交差して設けられた複数の走査配線および信号配線と、該走査配線から走査信号が与えられ該信号配線から入力信号が与えられるマトリクス状に設けられたスイッチング素子と、該スイッチング素子に対応して設けられた画素電極とを有するアクティブマトリクス基板と、カラーフィルタ層とブラックマトリクスとを有し、該アクティブマトリクス基板と所定の間隙でシール材により貼り合わされたカラーフィルタ基板と、該アクティブマトリクス基板と該カラーフィルタ基板との間に配された液晶層とを備え、該配線と該画素電極との間に層間絶縁膜が設けられ、かつ、該層間絶縁膜が、該シール材が配された領域を含む領域に設けられている、液晶表示素子。
IPC (3):
G02F 1/136 500 ,  G02F 1/1335 505 ,  G02F 1/1339 505
FI (3):
G02F 1/136 500 ,  G02F 1/1335 505 ,  G02F 1/1339 505
Patent cited by the Patent:
Cited by examiner (7)
Show all

Return to Previous Page