Pat
J-GLOBAL ID:200903017080222950

半導体集積回路

Inventor:
Applicant, Patent owner:
Agent (1): 高矢 諭 (外2名)
Gazette classification:公開公報
Application number (International application number):1991211486
Publication number (International publication number):1993036897
Application date: Jul. 29, 1991
Publication date: Feb. 12, 1993
Summary:
【要約】 (修正有)【目的】 半導体集積回路の各ブロック内の各配線の長さ等のばらつきを低減すると共に、ブロック間の平均配線長を短縮する。【構成】 階層設計により集積回路レイアウトを設計する際の、全体的機能を構成するそれぞれの機能モジュール12は、それぞれ異なった機能であり、用いられるセルあるいは論理ゲート数も異なる。各機能モジュール内の各部の細かい機能や、各機能モジュールの機能的関連で隣接した機能モジュール12との関係を考慮して、必要に応じて機能モジュール12を複数のブロック14とし、あるいは、機能的関連で隣接する機能モジュール12を併合することにより、集積回路レイアウトの際のブロック14の面積及び形状をほぼ同一にする。これにより、ブロック内の各配線の長さ等のばらつきを低減し、ブロック間の平均配線長をも短縮する。
Claim (excerpt):
階層設計により、全体的機能を構成するための複数の機能に対応する機能モジュールに従って回路をブロック化し、集積回路レイアウトを定めた半導体集積回路において、各機能モジュール内の各部の細かい機能や、各機能モジュールの機能的関連で隣接する他機能モジュールとの関係を考慮して、必要に応じて機能モジュールを複数のブロックとし、あるいは、機能的関連で隣接する機能モジュールを併合することにより、ブロック間の接続関係をレイアウトの配置に直接反映できることを特徴とする半導体集積回路。
IPC (3):
H01L 27/04 ,  G06F 15/60 370 ,  H01L 21/82
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平2-119243
  • 特開昭51-147190

Return to Previous Page