Pat
J-GLOBAL ID:200903017208295085

固体撮像装置

Inventor:
Applicant, Patent owner:
Agent (1): 前田 弘 (外7名)
Gazette classification:公開公報
Application number (International application number):2002113041
Publication number (International publication number):2003009005
Application date: Apr. 16, 2002
Publication date: Jan. 10, 2003
Summary:
【要約】【課題】 並列読み出し形固体撮像素子の出力を全階調レベルに渡って正確に補正する。【解決手段】 光電変換部の各ブロック境界に隣接する境界画素の階調データを境界画素メモリ21に蓄積し、蓄積された階調データから階調別の画素数に関する累積ヒストグラムを各ブロック別に累積ヒストグラム作成回路41にて作成し、これら累積ヒストグラムの差異を低減するように補正対象ブロックに係る補正前後の階調の対応関係を表すデータテーブルを非線形補正用データテーブル作成回路42にて作成し、これを補正データ用RAM43に格納する。そして、階調補正回路44にて当該データテーブルを用いて、補正対象ブロックに係る出力を階調別に非線形補正する。低輝度領域及び飽和レベル領域では線形補正回路30の処理結果を、中間輝度領域では階調補正回路44による非線形補正処理の結果をそれぞれ階調判別回路50にて選択する。
Claim (excerpt):
複数のブロックに分割された光電変換部と、各ブロック毎の読み出しアンプとを有する固体撮像素子と、前記複数の読み出しアンプの出力における階調レベルのばらつきを補正するためのレベル補正回路とを備えた固体撮像装置であって、前記レベル補正回路は、前記複数の読み出しアンプの出力のうち前記光電変換部の各ブロック境界に隣接する各々少なくとも1列の画素の階調データを各ブロック別に蓄積するための境界画素メモリと、前記境界画素メモリに蓄積された階調データを用いて、階調別の画素数に関する累積ヒストグラムを前記光電変換部の各ブロック別に作成するための累積ヒストグラム作成回路と、前記累積ヒストグラム作成回路により作成された各ブロック別の累積ヒストグラムの差異を低減するように、前記光電変換部の複数のブロックのうち補正対象ブロックに係る補正前後の階調の対応関係を表すデータテーブルを作成するための非線形補正用データテーブル作成回路と、前記作成されたデータテーブルを格納するための補正データ用RAMと、前記補正データ用RAMに格納されたデータテーブルを用いて、前記複数の読み出しアンプの出力のうち前記補正対象ブロックに係る出力を階調別に非線形補正するための階調補正回路とを備えたことを特徴とする固体撮像装置。
FI (2):
H04N 5/335 P ,  H04N 5/335 F
F-Term (5):
5C024CX27 ,  5C024GY27 ,  5C024GZ42 ,  5C024GZ48 ,  5C024JX30
Patent cited by the Patent:
Cited by applicant (6)
Show all

Return to Previous Page