Pat
J-GLOBAL ID:200903017549650185

電界効果トランジスタで構成したOR回路およびそれを用いた電源回路

Inventor:
Applicant, Patent owner:
Agent (1): 桂木 雄二
Gazette classification:公開公報
Application number (International application number):2000298116
Publication number (International publication number):2002112469
Application date: Sep. 29, 2000
Publication date: Apr. 12, 2002
Summary:
【要約】【課題】 複数の入力電圧から安定した1つの出力電圧を供給できる新規なOR回路を提供する。【解決手段】 入力端子(1)と出力端子(3)との間にFET(M1)を内部ダイオードD1が順方向になるように接続し、入力端子(2)と出力端子(3)との間にFET(M2)を内部ダイオード(D2)が順方向になるように接続する。電圧比較回路4および5は、それぞれの入力電圧と出力電圧とを比較し、その比較結果に従って、それぞれFET(M1)およびFET(M2)の導通/非導通制御を互いに独立して行う。
Claim (excerpt):
複数の入力電圧をそれぞれ入力するための複数の入力端子と前記複数の入力電圧の論理和(OR)を出力するための1つの出力端子と、を有するOR回路において、前記複数の入力端子の各々と前記出力端子との間に接続され、内部ダイオードのアノード側の主電極が前記入力端子に、前記内部ダイオードのカソード側の主電極が前記出力端子にそれぞれ接続された複数の電界効果トランジスタと、前記複数の入力端子の各々の入力電圧と前記出力端子の出力電圧とを比較し、その比較結果に基づいて、対応する電界効果トランジスタを導通状態および非導通状態のいずれかに設定する複数の制御手段と、からなることを特徴とするOR回路。
IPC (4):
H02J 9/06 502 ,  H02J 9/06 ,  G05F 1/00 ,  H02J 1/10
FI (4):
H02J 9/06 502 C ,  H02J 9/06 502 F ,  G05F 1/00 F ,  H02J 1/10
F-Term (27):
5G015FA08 ,  5G015FA13 ,  5G015FA14 ,  5G015GB06 ,  5G015HA14 ,  5G015JA07 ,  5G015JA34 ,  5G065DA02 ,  5G065DA07 ,  5G065EA04 ,  5G065LA01 ,  5G065NA05 ,  5H410BB02 ,  5H410BB04 ,  5H410CC02 ,  5H410CC05 ,  5H410DD02 ,  5H410EA11 ,  5H410EA38 ,  5H410EB01 ,  5H410EB37 ,  5H410FF03 ,  5H410FF22 ,  5H410FF25 ,  5H410HH00 ,  5H410LL04 ,  5H410LL18
Patent cited by the Patent:
Cited by examiner (4)
  • 特開昭59-011740
  • 電源回路
    Gazette classification:公開公報   Application number:特願平7-271123   Applicant:日本電気株式会社
  • 特開昭59-011740
Show all

Return to Previous Page