Pat
J-GLOBAL ID:200903018276567855

アクティブマトリクス基板

Inventor:
Applicant, Patent owner:
Agent (1): 西教 圭一郎 (外1名)
Gazette classification:公開公報
Application number (International application number):1992109634
Publication number (International publication number):1993303354
Application date: Apr. 28, 1992
Publication date: Nov. 16, 1993
Summary:
【要約】【目的】 走査線制御信号を発生する論理回路に、電源電圧を供給する外部電源の数を低減することができるアクティブマトリクス基板を提供する。【構成】 アクティブマトリクス基板1は、絶縁性基板2の表面上に、複数の絵素電極3および絵素電極3への印加電圧を制御するスイッチング素子4と、複数のデータ線5および走査線6と、第1クロック信号線11および第2クロック信号線12と、各走査線6を制御する論理回路10が形成されており、さらに論理回路10に第1電源電圧を供給する電源線15と、2相クロック信号を用いて第2電源電圧を発生して論理回路10に供給する電源回路30が形成されている。
Claim (excerpt):
絶縁性基板上に、複数の絵素電極および前記絵素電極への印加電圧を制御するスイッチング素子がマトリクス状に形成され、前記スイッチング素子を駆動するための複数の走査線と、互いに逆位相の第1および第2クロック信号を伝える第1クロック信号線および第2クロック信号線と、前記第1および第2クロック信号に基づいて前記走査線の駆動タイミングを伝える走査線制御信号を発生する論理回路とが形成されたアクティブマトリクス基板において、前記論理回路に第1電源電圧を供給する電源線が形成され、かつ前記第1および第2クロック信号を用いて第1電源電圧と異なる第2電源電圧を発生して前記論理回路に供給する電源回路が形成されていることを特徴とするアクティブマトリクス基板。
IPC (4):
G09G 3/36 ,  G02F 1/133 520 ,  G02F 1/133 550 ,  G02F 1/136 500
Patent cited by the Patent:
Cited by examiner (3)
  • 特開平2-027598
  • 特開昭56-116659
  • 特開平3-141668

Return to Previous Page