Pat
J-GLOBAL ID:200903018624145218

電界放射型素子の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 高橋 敬四郎 (外1名)
Gazette classification:公開公報
Application number (International application number):1999056090
Publication number (International publication number):2000251659
Application date: Mar. 03, 1999
Publication date: Sep. 14, 2000
Summary:
【要約】【課題】 大電流を放射することができる電界放射型素子の製造方法を提供することを課題とする。【解決手段】 基板上のゲート電極に基板に達する孔を形成する工程と、ゲート電極及び基板上に犠牲膜を形成する工程と、犠牲膜を異方的にエッチングすることにより、ゲート電極の孔の側壁上に該犠牲膜の一部をサイドスペーサとして残す工程と、基板を覆うように絶縁膜を形成する工程と、絶縁膜上に、表面が微細凹凸を有する材料からなる第1のエミッタ電極を形成する工程と、第1のエミッタ電極上に第2のエミッタ電極を形成する工程と、基板並びにその上の絶縁膜及び第1のエミッタ電極の一部を除去することにより、表面が微細凹凸を有する第2のエミッタ電極の先端を露出させる工程とを有する電界放射型素子の製造方法。
Claim (excerpt):
(a)基板上にゲート電極を形成する工程と、(b)前記ゲート電極に前記基板に達する孔を形成する工程と、(c)前記ゲート電極及び前記基板上に犠牲膜を形成する工程と、(d)前記犠牲膜を異方的にエッチングすることにより、前記ゲート電極の孔の側壁上に該犠牲膜の一部をサイドスペーサとして残す工程と、(e)前記基板を覆うように絶縁膜を形成する工程と、(f)前記絶縁膜上に、表面が微細凹凸を有する材料からなる第1のエミッタ電極を形成する工程と、(g)前記第1のエミッタ電極上に第2のエミッタ電極を形成する工程と、(h)前記基板並びにその上の絶縁膜及び第1のエミッタ電極の一部を除去することにより、表面が微細凹凸を有する第2のエミッタ電極の先端を露出させる工程とを有する電界放射型素子の製造方法。
IPC (3):
H01J 9/02 ,  H01J 1/304 ,  H01L 29/66
FI (3):
H01J 9/02 B ,  H01J 1/30 F ,  H01L 29/66

Return to Previous Page