Pat
J-GLOBAL ID:200903019330858760

半導体薄膜製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 岩橋 文雄 (外2名)
Gazette classification:公開公報
Application number (International application number):2002029234
Publication number (International publication number):2003234294
Application date: Feb. 06, 2002
Publication date: Aug. 22, 2003
Summary:
【要約】【課題】 Si基板上への無転位で低欠陥な化合物半導体結晶のエピタキシャル成長を実現する。【解決手段】 使用するSi基板101を面方位が(001)で<011>方向へのオフ角が4°のものとしたうえで、Si上に積層する材料として90nm以下のAlGaP層102を積層しておき、さらにGaPNを機軸とするIII-V族化合物半導体103を積層しておき、その上に2種類以上のIII-V族化合物半導体層で構成された歪み補償へテロ構造層104を積層する。
Claim (excerpt):
面方位が(001)で<011>方向へのオフ角が4°のSi基板によって構成される第一の半導体層上に、膜厚が90nm以下の化合物半導体層で構成される第二の半導体層を積層し、前記第二の半導体層上に積層され、前記第一の半導体層よりも格子定数が小さい化合物半導体層で構成される第三の半導体層を積層し、前記第三の半導体層上に積層され、少なくとも一種類以上の化合物半導体層によって構成されている第四の半導体層に第五の半導体層となる所望の化合物半導体層を積層することによってSi基板上に転移や欠陥のない所望の化合物半導体層を積層することを特徴とする半導体薄膜製造方法。
IPC (2):
H01L 21/205 ,  H01L 21/20
FI (2):
H01L 21/205 ,  H01L 21/20
F-Term (11):
5F045AA04 ,  5F045AB14 ,  5F045AB17 ,  5F045AB18 ,  5F045AB19 ,  5F045AF03 ,  5F045BB12 ,  5F045CA09 ,  5F045CB02 ,  5F045DA52 ,  5F052KA02

Return to Previous Page