Pat
J-GLOBAL ID:200903019534710796

マトリクス基板と液晶装置とこれを用いた表示装置

Inventor:
Applicant, Patent owner:
Agent (1): 山下 穣平
Gazette classification:公開公報
Application number (International application number):1997279013
Publication number (International publication number):1998177371
Application date: Oct. 13, 1997
Publication date: Jun. 30, 1998
Summary:
【要約】【課題】 液晶素子の駆動回路の部品点数を削減し、1チップ内に低消費電力でディジタルビデオ信号を高密度の液晶素子に表示することを課題とする。【解決手段】 複数の走査線と複数の垂直信号線を有し、前記走査線と前記垂直信号線の交点にスイッチを介して画素電極が形成されている液晶装置において、映像信号がディジタル信号であり映像データを転送する水平走査回路と、前記水平走査回路の出力に同期して1画素分の前記映像データを記憶するデータラッチ回路と、前記データラッチ回路の出力をアナログ信号に変換するD/Aコンバータと、前記D/Aコンバータの出力に接続された複数の信号転送スイッチと、前記複数の転送スイッチのうち任意の1つを選択する手段とを有することを特徴とする。
Claim (excerpt):
複数の走査線と複数の信号線との交点に対応してマトリクス状に設けられた複数のスイッチング素子、前記複数のスイッチング素子に接続された複数の画素電極、前記スイッチング素子に信号を入力するための水平方向回路及び前記複数の走査線を駆動する垂直方向回路とを有するマトリクス基板において、ディジタル映像信号に基づく映像データをサンプリングする水平走査回路、前記水平走査回路からの出力に同期して前記データを記憶するラッチ回路、前記ラッチ回路からの出力をアナログ信号に変換するD/Aコンバータ、前記D/Aコンバータと前記複数の信号線との間に配された複数の信号転送スイッチ、及び前記複数の信号転送スイッチから少なくとも一つを選択する選択回路とを有することを特徴とするマトリクス基板。
IPC (3):
G09G 3/36 ,  G02F 1/133 505 ,  G09F 9/35
FI (3):
G09G 3/36 ,  G02F 1/133 505 ,  G09F 9/35
Patent cited by the Patent:
Cited by examiner (1)
  • 特開平2-153391

Return to Previous Page