Pat
J-GLOBAL ID:200903019845654725

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1994135607
Publication number (International publication number):1996008401
Application date: Jun. 17, 1994
Publication date: Jan. 12, 1996
Summary:
【要約】【目的】本発明の目的は、同一半導体基板上に複数の異なった耐圧の素子を、酸化工程を増加させることなしに形成することである。【構成】半導体基板内に形成された不純物層と、該不純物層上に形成された酸化膜と、該酸化膜を挟んで前記不純物層と対向する側に形成された電極とを備えた半導体装置の製造方法であって、前記半導体基板を酸化することによって複数の領域に異なった膜厚の酸化膜を形成する酸化膜形成工程を有する半導体装置の製造方法において、前記不純物層の不純物の濃度を前記酸化膜の膜厚に応じて調整して形成する不純物層形成工程を備えたことを特徴とする半導体装置の製造方法。
Claim (excerpt):
半導体基板内に形成された不純物層と、該不純物層上に形成された酸化膜と、該酸化膜を挟んで前記不純物層と対向する側に形成された電極とを備えた半導体装置の製造方法であって、前記半導体基板を酸化することによって複数の領域に異なった膜厚の酸化膜を形成する酸化膜形成工程を有する半導体装置の製造方法において、前記不純物層の不純物の濃度を前記酸化膜の膜厚に応じて調整して形成する不純物層形成工程を備えたことを特徴とする半導体装置の製造方法。
IPC (3):
H01L 27/04 ,  H01L 21/822 ,  H01L 29/78
FI (2):
H01L 27/04 C ,  H01L 29/78 301 C

Return to Previous Page