Pat
J-GLOBAL ID:200903020166185870

半導体装置およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 筒井 大和
Gazette classification:公開公報
Application number (International application number):1994262130
Publication number (International publication number):1996125112
Application date: Oct. 26, 1994
Publication date: May. 17, 1996
Summary:
【要約】【目的】 個々の半導体素子の形状や位置関係の制約を受けることなく、多様な形状の半導体素子の積層実装を可能にする。【構成】 同寸法の2つの第1の半導体素子1a、第2の半導体素子1bのパッド2a、2b上にネイルヘッドボンディングにてボール3a、3bを形成し、形成したボール3a、3bを押圧成形することにより平坦化してバンプ4a、4bを得るとともに、第1の半導体素子1aの平坦化したバンプ4aをキャリアテープ5bに支持されたリード5aと接続した後、残りのバンプ4aと第2の半導体素子1bに形成したバンプ4bとを直接に熱圧着することによりボンディングした半導体装置である。
Claim (excerpt):
リードの内端部に第1のバンプを介して接続された第1の半導体素子と、前記リードを介して前記第1の半導体素子に対向し、前記リードあるいは当該リードの支持構造の厚さ寸法よりも高さの高い第2のバンプを介して当該第1の半導体素子に接続された第2の半導体素子とからなることを特徴とする半導体装置。
IPC (3):
H01L 25/065 ,  H01L 25/07 ,  H01L 25/18

Return to Previous Page