Pat
J-GLOBAL ID:200903020517350687
接合型電界効果トランジスタ
Inventor:
Applicant, Patent owner:
Agent (1):
五十嵐 清
Gazette classification:公開公報
Application number (International application number):1996218015
Publication number (International publication number):1998050725
Application date: Jul. 31, 1996
Publication date: Feb. 20, 1998
Summary:
【要約】【課題】 小型でgmが大きい接合型電界効果トランジスタを提供する。【解決手段】 ソース領域4とドレイン領域6に挟まれたゲート領域5を縦方向に連続伸長形成された補助ゲート領域22と、補助ゲート領域22の伸長方向に沿って該補助ゲート領域22内に間欠的に配列される複数のメインゲート領域23とにより形成し、補助ゲート領域22はメインゲート領域23よりも浅く形成する。ゲート領域5に予め定めた電圧を印加すると、ソース領域4とドレイン領域6間に電流Id が流れ、この電流Id は従来同様のa経路に加えて電流通路12を通るb経路でも流れることができるようになり、トランジスタを大型化しなくてもゲート領域断面(B-B断面)における電流通路断面積Sが増加し、電流Id が流れ易くなって大きなgmを得ることができる。
Claim (excerpt):
ソース領域とドレイン領域の間にゲート領域が形成され、基板面に沿って配列形成されるソース領域とゲート領域とドレイン領域はそのソース領域とゲート領域とドレイン領域の配列方向に直交する縦平面方向に伸長形成されている接合型電界効果トランジスタにおいて、ゲート領域は補助ゲート領域と複数に区分されたメインゲート領域から成り、補助ゲート領域は縦方向に連続伸長形成され、メインゲート領域は上記補助ゲート領域の伸長方向に沿って該補助ゲート領域内に間欠的に配列されており、全てのメインゲート領域は補助ゲート領域を介して導通接続され、補助ゲート領域は深さ方向の深さが上記メインゲート領域よりも浅く形成されている構成としたことを特徴とする接合型電界効果トランジスタ。
IPC (2):
H01L 21/337
, H01L 29/808
Return to Previous Page