Pat
J-GLOBAL ID:200903020535596413

駆動回路

Inventor:
Applicant, Patent owner:
Agent (1): 山本 秀策
Gazette classification:公開公報
Application number (International application number):1995054732
Publication number (International publication number):1996251518
Application date: Mar. 14, 1995
Publication date: Sep. 27, 1996
Summary:
【要約】【目的】 消費電力を大幅に低減することができ、かつ、ちらつきのない高品位の画像を得ることができるようにする。【構成】 この駆動回路は、スイッチにFET(電界効果トランジスタ)を用いたものであり、階調用電源回路1を切り離すための第1FET11と、共通電極駆動回路2を切り離すための第2FET12とは、同一制御信号CONT1で制御されている。また、切り離された両回路1、2を短絡させるための第3FET13と直列に接続された抵抗Rは、第3FET13の電流容量を越えた電流が流れないようにするために設けられている。第3FET13の仕様によっては、抵抗Rは必要がない。
Claim (excerpt):
表示媒体を挟んで対向する一対の基板の一方に、複数のデータ電極および複数の走査電極が前者の電極と後者の電極とを交差して配線されると共に、該走査電極および該データ電極に接続されたスイッチング素子が画素電極に接続され、他方の基板には共通電極が設けられた能動行列型液晶表示体に対し、該共通電極を基準電位に対して交流駆動し、かつ、該データ電極を該共通電極の電位に対して正負の極性に反転して駆動する駆動回路において、該極性の変化点においてハイインピーダンス状態になる共通電極駆動回路および階調電源駆動回路と、該ハイインピーダンス状態の間、該液晶表示体の共通電極とデータ電極との間で電荷を移動可能とする手段とを具備する駆動回路。
IPC (3):
H04N 5/66 102 ,  G02F 1/133 550 ,  G09G 3/36
FI (3):
H04N 5/66 102 B ,  G02F 1/133 550 ,  G09G 3/36
Patent cited by the Patent:
Cited by applicant (6)
Show all

Return to Previous Page