Pat
J-GLOBAL ID:200903021327618230
電子機器
Inventor:
Applicant, Patent owner:
Agent (1):
須山 佐一
Gazette classification:公開公報
Application number (International application number):1993282544
Publication number (International publication number):1995135496
Application date: Nov. 11, 1993
Publication date: May. 23, 1995
Summary:
【要約】【目的】 クロックバスをもたない電子機器どうしを接続した場合でもデータ転送不良を起こすことなくデータ転送を行う。【構成】このXAデコーダ1は、発振器11のマスタクロックを基に可変可能な周波数の割込信号を生成するプログラマブル分周器12と、SCSIバス2上のフェーズの変化を検知しそのフェーズの変化回数と割込信号とをそれぞれカウントしその両者を比較してCD-ROMドライブ4とのクロックのカウント差を求め、CD-ROMドライブ4のデータ転送速度に同期してバッファRAM6からADPCMデコーダ7に音声再生用のデータが出力されるように上記プログラマブル分周器12の割込信号の周波数を変化させるCPU5とを具備している。
Claim (excerpt):
外部機器とバスラインを通じてクロックを含まないデータおよび制御情報の入出力を行うデータ入出力手段を有する電子機器において、前記データ入出力手段により入力されたデータ数をカウントするデータカウント手段と、前記外部機器のクロックに対応した周波数の割込信号をその周波数を可変可能に生成するクロック生成手段と、このクロック生成手段により生成された割込信号の発生数をカウントするクロックカウント手段と、所定時間毎に前記クロックカウント手段によりカウントされた割込信号の発生数と前記データカウント手段によりカウントされたデータ入力数とを比較してその差を求める演算手段と、この演算手段により求められた差をなくすように前記クロック生成手段が生成する前記割込信号の周波数を変化させ前記外部機器からのデータ入力タイミングに前記割込信号の発生周期を同期させる制御手段とを具備したことを特徴とする電子機器。
IPC (4):
H04L 7/04
, G06F 1/08
, G06F 3/06 301
, G11B 20/10
Patent cited by the Patent:
Return to Previous Page