Pat
J-GLOBAL ID:200903021463423175
液晶表示装置
Inventor:
Applicant, Patent owner:
Agent (1):
梅田 勝
Gazette classification:公開公報
Application number (International application number):1997018017
Publication number (International publication number):1998213808
Application date: Jan. 31, 1997
Publication date: Aug. 11, 1998
Summary:
【要約】【課題】 ソース配線と画素電極間の寄生容量による画素電圧の変動を抑制して、表示品位の向上を図る。【解決手段】 ソース配線4と平行して寄生容量抑制用配線23を設け、ソース配線4と逆極性の信号を印加して画素電圧の変動を完全にキャンセルする。
Claim (excerpt):
走査配線と信号配線との交差部近傍にスイッチング素子が設けられ、前記走査配線または信号配線の何れかと画素電極とが層間絶縁膜を介して重ね合わされた液晶表示装置において、画素内部に、前記画素電極と信号配線との間に生じる寄生容量を抑えるための、前記配線とは別の信号が入力される第三の配線が設けられていることを特徴とする液晶表示装置。
IPC (4):
G02F 1/1343
, G02F 1/133 550
, G02F 1/136 500
, H01L 29/786
FI (4):
G02F 1/1343
, G02F 1/133 550
, G02F 1/136 500
, H01L 29/78 612 C
Return to Previous Page