Pat
J-GLOBAL ID:200903021545699659
A/D変換回路
Inventor:
Applicant, Patent owner:
Agent (1):
福山 正博
Gazette classification:公開公報
Application number (International application number):1991314025
Publication number (International publication number):1993007154
Application date: Oct. 30, 1991
Publication date: Jan. 14, 1993
Summary:
【要約】【目的】A/D変換器の出力のオフセットを除去する。【構成】低電位基準電圧から高電位基準電圧までの範囲の電圧のアナログ信号をデジタルデータに変換するA/D変換器の入力信号に付加するバイアス電圧の理想値に対するオフセット及びアナログ信号の平均電圧値の理想値に対するオフセットを検出し、A/D変換器の出力データからこのオフセットを減算して補正するようにし、またこのオフセットによりバイアス電圧を補正しA/D変換器の入力信号の平均電圧値が理想値となるようにしている。
Claim (excerpt):
アナログ信号にバイアス電圧を付加するバイアス電圧付加手段と、低電位基準電圧と高電位基準電圧が与えられ、両基準電圧の間の電圧範囲内において前記バイアス電圧付加手段の出力アナログ信号をデジタル化するA/D変換手段と前記アナログ信号の理想平均電圧値と前記バイアス電圧の理想値とが与えられ、前記A/D変換手段の出力サンプル値の平均値から前記アナログ信号の理想平均電圧値と前記バイアス電圧の理想値とを減算してオフセット検出を行うオフセット検出手段と、前記A/D変換手段の出力データから前記オフセット検出回路の出力データを減算して出力する減算手段と、を備えて成ることを特徴とするA/D変換回路。
Patent cited by the Patent:
Cited by examiner (5)
-
特開昭61-084186
-
特開昭60-197016
-
特開昭62-281618
-
特開平2-262719
-
特開昭62-120723
Show all
Return to Previous Page