Pat
J-GLOBAL ID:200903021798620005
薄膜トランジスタの製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
鈴木 喜三郎 (外2名)
Gazette classification:公開公報
Application number (International application number):1996328110
Publication number (International publication number):1997270521
Application date: Mar. 26, 1987
Publication date: Oct. 14, 1997
Summary:
【要約】【課題】立ち上がりが急峻でVthが小さくてOFFりーく電流が小さい多結晶シリコン薄膜トランジスタを提供する。【解決手段】第1導電型多結晶シリコン薄膜トランジスタと第2導電型多結晶シリコン薄膜トランジスタとを有する薄膜トランジスタの製造方法において、絶縁基板上に前記第1導電型多結晶シリコン薄膜トランジスタの第1多結晶シリコン薄膜と前記第2導電型多結晶シリコン薄膜トランジスタを形成する工程t、前記第1及び第2多結晶シリコン薄膜の両方に第1導電型の不純物を低濃度にドーピングする工程とを有する。
Claim (excerpt):
絶縁性透明基板上に、Nチャネル多結晶シリコン薄膜トランジスタとPチャネル多結晶シリコン薄膜トランジスタとを有するCMOS型多結晶シリコン薄膜トランジスタにおいて、ゲート電極形成前に、ボロンをチャネルドーピングする工程とゲート電極形成後に水素プラズマ処理工程あるいは水素イオン打込み工程あるいはプラズマ窒化膜形成工程とを有することを特徴とする薄膜トランジスタの製造方法。
IPC (3):
H01L 29/786
, H01L 27/08 331
, H01L 21/336
FI (4):
H01L 29/78 618 F
, H01L 27/08 331 E
, H01L 29/78 613 A
, H01L 29/78 627 E
Patent cited by the Patent:
Cited by examiner (5)
Show all
Return to Previous Page