Pat
J-GLOBAL ID:200903022789467039

入力保護回路

Inventor:
Applicant, Patent owner:
Agent (1): 早瀬 憲一
Gazette classification:公開公報
Application number (International application number):1991255751
Publication number (International publication number):1993067742
Application date: Sep. 05, 1991
Publication date: Mar. 19, 1993
Summary:
【要約】【目的】 入力保護回路においてP-Nジャンクション耐圧を低下させ、サージ電圧に対して強い半導体装置を得る。【構成】 入力保護回路において、各電流方向に対して逆バイアスとなるP-Nツェナーダイオードをそれぞれ2個以上直列に接続し、該ツェナーダイオードの直列接続体は絶縁膜によりシリコン基板から分離された半導体層中に形成する。
Claim (excerpt):
入力保護回路において、入力信号を受ける第1の抵抗と、入力信号が入力されるべき初段トランジスタのゲート電極と上記第1の抵抗との間に接続された第2の抵抗と、上記第1,第2の抵抗の接続点と接地電位との間に挿入され、各電流方向に対し逆バイアスとなるP-Nツェナーダイオードをそれぞれ少なくとも2つ直列に接続してなる直列接続体とを備えたことを特徴とする入力保護回路。
Patent cited by the Patent:
Cited by examiner (3)
  • 特開昭62-202552
  • 特開昭61-296770
  • 特開昭57-141962

Return to Previous Page