Pat
J-GLOBAL ID:200903022917344743

不揮発性半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 喜三郎 (外1名)
Gazette classification:公開公報
Application number (International application number):1992149528
Publication number (International publication number):1993343700
Application date: Jun. 09, 1992
Publication date: Dec. 24, 1993
Summary:
【要約】【目的】フラッシュEEPROMの消去動作時の酸化膜劣化の防止し、また消費電流の低減する。【構成】コントロールゲート電極1、基板7を各々GNDレベル、ソース領域3を高電圧レベル、ドレイン領域4、基板6をオープンレベル、基板5を高電圧レベルとすることで、フローティングゲート電極2とソース領域3間にトンネル電流を発生させ、フローティングゲート電極2からソース領域3に電子を放出することで消去を行う。ソース領域3、基板5間の電位差をソース領域、基板間にバンド間トンネリングが発生しないレベルまで小さくなるように設定している。【効果】繰り返し書き込み特性の向上、および5V単一電源動作化を可能とする。また、負の電位を必要としないことから、繁雑な回路が不要となる。また、ソース領域部の耐圧を確保するための構造が不要となりプロセス工程が簡略になる。
Claim (excerpt):
フローティングゲート電極とコントロールゲート電極を備え、該フローティングゲート電極へ電子を注入する書き込み動作をドレイン領域端部で発生するホットエレクトロンで行うと共に、該フローティングゲート電極から電子を放出する消去動作をソース領域のトンネルで行うメモリートランジスタを含んで成る不揮発性半導体装置において、データの消去動作時に、該メモリートランジスタを含む基板電位を正の電位に上げる手段を備えたことを特徴とする不揮発性半導体装置。
IPC (6):
H01L 29/788 ,  H01L 29/792 ,  G11C 11/413 ,  G11C 11/406 ,  G11C 16/06 ,  H01L 27/115
FI (5):
H01L 29/78 371 ,  G11C 11/34 341 ,  G11C 11/34 363 ,  G11C 17/00 309 C ,  H01L 27/10 434
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平3-245560
  • 半導体記憶装置
    Gazette classification:公開公報   Application number:特願平4-023936   Applicant:富士通株式会社

Return to Previous Page