Pat
J-GLOBAL ID:200903023728562841
半導体装置及びその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
小鍜治 明 (外2名)
Gazette classification:公開公報
Application number (International application number):1991193127
Publication number (International publication number):1993036841
Application date: Aug. 01, 1991
Publication date: Feb. 12, 1993
Summary:
【要約】【構成】 配線周囲空間を保持した状態で層間絶縁膜中に配線を形成した半導体集積回路配線の構成及びその製造方法。【効果】 第1層配線4の周囲に空間6を形成し、スピンオングラス膜3を用いて配線4を層間絶縁膜中に埋め込む構造を適用する。素子の平坦性を保持した状態で配線間容量の小さい配線をショートや断線の問題なしに最上層だけでなく任意の層の配線に適用することが可能であり、配線間容量の小さい配線構造の多層配線化が可能となる。
Claim (excerpt):
半導体集積回路素子の配線として、配線上に少なくとも2種類以上のドライエッチングレートの異なる絶縁膜をエッチングレートの高い順に堆積した絶縁膜層を有し、最上層絶縁膜に形成した小孔を通してドライエッチングレートの高い配線周囲の絶縁膜のみをドライエッチングによって除去した空間を保持した状態で、スピンオングラス膜を塗布、焼結した構成を有し、その上に上層配線を形成することを特徴とする半導体装置。
Return to Previous Page