Pat
J-GLOBAL ID:200903024609870518
コンピュータシステム
Inventor:
,
,
,
,
,
,
Applicant, Patent owner:
Agent (1):
作田 康夫
Gazette classification:公開公報
Application number (International application number):2000118493
Publication number (International publication number):2000339225
Application date: May. 29, 1997
Publication date: Dec. 08, 2000
Summary:
【要約】【課題】 複数の異なる上位装置からのアクセスを受け付けることが可能な環境の中で、上位装置からの不正なアクセスを防止するコンピュータシステムを提供する。【解決手段】 上位装置を一意に識別できるN_Port_Name情報を、予め記憶制御装置40の制御メモリ43に設定しておき、上位装置10、20、30が発行した接続要求を記憶制御装置40が受領した際、マイクロプロセッサ42は、当該要求に格納されているN_Port_Name情報を切り出して上位装置を特定するとともに、この上位装置が接続を要求する記憶領域に対してアクセス可能と制御メモリ43内に設定されているかどうかの比較を行い、アクセス可能と設定されている場合は当該フレームの指示に基づく処理を継続し、アクセス可能と設定されていない場合には要求を拒絶する。
Claim (excerpt):
データ処理を行なう上位装置と、前記データを記憶する領域を複数有する記憶装置と、前記上位装置と前記記憶装置と間に介在し、前記上位装置と前記領域との関係を識別する情報を備えたテーブルとを備えるコンピュータシステム。
IPC (2):
G06F 12/14 310
, G06F 3/06 304
FI (2):
G06F 12/14 310 K
, G06F 3/06 304 H
Patent cited by the Patent:
Cited by examiner (2)
-
パーソナルコンピュータシステム
Gazette classification:公開公報
Application number:特願平4-000333
Applicant:日本電気株式会社
-
ファイバチャネル接続記憶制御装置
Gazette classification:公開公報
Application number:特願平9-140029
Applicant:株式会社日立製作所
Return to Previous Page