Pat
J-GLOBAL ID:200903024753665414

出力ドライバ回路

Inventor:
Applicant, Patent owner:
Agent (1): 深見 久郎 (外3名)
Gazette classification:公開公報
Application number (International application number):1992149201
Publication number (International publication number):1993343974
Application date: Jun. 09, 1992
Publication date: Dec. 24, 1993
Summary:
【要約】【構成】改善された出力ドライバ回路10であって、大きな負荷を駆動するのに十分な相互コンダクタンスを有するNMOSトランジスタ1,2のそれぞれのゲートと基準電位Vref1,Vref2との間にMOS容量3,4が設けられる。たとえば、入力信号/φ1が立下るとき、トランジスタ1のゲート電圧φ1の上昇に従って、MOS容量3の容量値が増加される。【効果】出力端子DQiに小さな負荷が接続されている場合において、MOS容量3の働きにより、トランジスタ1の高いオン抵抗状態において負荷に電流が供給されるので、出力信号においてオーバーシュート,アンダーシュートなどのノイズが生じない。
Claim (excerpt):
与えられた入力信号に応答して、出力端子に接続される負荷を駆動する出力ドライバ回路であって、電源電位と前記出力端子との間に接続され、かつゲート電極が入力信号を受けるように接続された電界効果トランジスタを含み、前記電界効果トランジスタは、前記出力端子に接続される負荷を駆動するのに十分な相互コンダクタンスを有しており、前記電界効果トランジスタのゲート電極と予め定められた電位との間に接続され、入力信号の電位に応答して変化する容量値を有する可変容量手段とを含む、出力ドライバ回路。
IPC (4):
H03K 19/003 ,  H03K 17/687 ,  H03K 19/0175 ,  H03K 19/017
FI (2):
H03K 17/687 F ,  H03K 19/00 101 J
Patent cited by the Patent:
Cited by examiner (1)
  • 特開平2-206221

Return to Previous Page