Pat
J-GLOBAL ID:200903024813656410

半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1992045406
Publication number (International publication number):1993250882
Application date: Mar. 03, 1992
Publication date: Sep. 28, 1993
Summary:
【要約】【目的】 本発明は、半導体装置におけるアドレスデコーダの縮小及びアドレス信号線の配線を簡略化することを目的とする。【構成】 半導体装置は、アドレスデコーダE、ROM選択部120、ROM120a及び121bを備える。ROM120aのセル101aと異なるROM121bの同一番地のセル1011bは互いに隣り合って配置されており、同様にROM120aのセル102a乃至112aは、対応するROM121bのセル102b乃至112bと隣合って配置されている。例えば、セル101aを選択する場合には、アドレスデコーダEによってアドレス信号をデコードし、アドレス信号線131aを選択する。これにより、セル101a及び101bを選択する。次に、ROM選択部120はROM選択信号線120dを選択し、これによりセル101aを選択し、セル101aに記憶されているデータを読み出す。
Claim (excerpt):
同一のアドレス信号により、同一番地が選択される複数のリードオンリーメモリを有する半導体装置において、各リードオンリメモリの同一番地のメモリセルを隣合わせに配置することを特徴とする半導体装置。
IPC (3):
G11C 16/02 ,  H01L 27/112 ,  H01L 27/10 471
FI (2):
G11C 17/00 307 Z ,  H01L 27/10 433
Patent cited by the Patent:
Cited by examiner (2)
  • 特開昭61-283793
  • 特開昭60-237197

Return to Previous Page