Pat
J-GLOBAL ID:200903025034843854
プラズマディスプレイパネル用基板の電極保護層及びその製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1997122250
Publication number (International publication number):1998312754
Application date: May. 13, 1997
Publication date: Nov. 24, 1998
Summary:
【要約】【課題】耐プラズマ性に優れた放電表示セルの電極を覆う均一な厚さで平坦性の良好な誘電体膜から成る電極保護層を有するPDP用基板が実現でき、大型画面化が容易で、放電表示セルの高精細度化が実現できる安定した正確な発光表示と耐久性に優れたPDPが得られる。【解決手段】背面板と隔壁で構成される放電表示セルの底部に設けた電極を覆う誘電体膜の厚さのバラツキ及び平坦性が±3μm以内であるPDP用基板の電極保護層で、該電極保護層を隔壁成形型で隔壁と同時に成形するか、電極保護層形成と同様の手法により、電極パターンと電極保護層とを隔壁と同時に成形して背面板に転写した後、焼成一体化する。
Claim (excerpt):
プラズマディスプレイパネル用基板を構成する背面板と該背面板上に一体化した隔壁で囲まれた放電表示セルの底部に設けた誘電体から成る電極保護層であって、該電極保護層の厚さのバラツキ及び平坦性が±3μm以内であることを特徴とするプラズマディスプレイパネル用基板の電極保護層。
IPC (2):
FI (2):
H01J 11/02 B
, H01J 9/02 F
Return to Previous Page