Pat
J-GLOBAL ID:200903025056953491
ローカルストレージのメモリ割付け方式と制御装置
Inventor:
Applicant, Patent owner:
Agent (1):
加藤 朝道
Gazette classification:公開公報
Application number (International application number):1996069008
Publication number (International publication number):1997237217
Application date: Feb. 29, 1996
Publication date: Sep. 09, 1997
Summary:
【要約】【課題】ソフトウェアのメモリ割付けを変更せずにローカルメモリに使用頻度の高いプログラムを割付けることを可能とする方式及び装置の提供。【解決手段】使用頻度が高いプログラムが割り付けられているメモリ空間のアドレスを予めPROM5に格納しておき、装置立ち上げ時に、PROM読出し・テーブル設定回路6により、PROM5内のデータをアドレス変換テーブル4に設定し、CPU2が出力したアドレスとアドレス変換テーブル4内のアドレスとをアドレス比較器7にて比較し、一致した場合には、ローカルストレージ3をアクセスさせるように構成する。
Claim (excerpt):
演算処理装置(「CPU」という)からのアクセスを高速化するために、主記憶装置とは別に高速アクセス可能なローカルストレージを持つ情報処理装置のメモリアクセス制御方式であって、使用頻度の高いプログラムが存在するメモリ空間のアドレスを、書換可能な読み出し専用メモリ(「PROM」という)内にデータとして予め格納しておき、システム立ち上げ時に、前記PROM内のデータをアドレス変換テーブルに設定し、前記CPUからのアクセスアドレスが前記アドレス変換テーブル内に設定されたアドレスと一致した際、前記ローカルストレージをアクセスすることを特徴とするローカルストレージのメモリ割付け方式。
Patent cited by the Patent:
Cited by examiner (2)
-
記憶装置
Gazette classification:公開公報
Application number:特願平3-150760
Applicant:日本電気株式会社
-
メモリ制御回路
Gazette classification:公開公報
Application number:特願平5-153563
Applicant:アイワ株式会社
Return to Previous Page