Pat
J-GLOBAL ID:200903025235381670

メモリシステム

Inventor:
Applicant, Patent owner:
Agent (1): 佐々木 聖孝
Gazette classification:公開公報
Application number (International application number):1996042170
Publication number (International publication number):1997212411
Application date: Feb. 06, 1996
Publication date: Aug. 15, 1997
Summary:
【要約】【課題】 空き状態のブロックを登録しておくための空きブロック・テーブルを小規模化して、システムの性能向上およびコンパクト化をはかる。【解決手段】 空きブロック・テーブルは、64ワード×8ビット構成で、当該フラッシュ・メモリFMi 内の512個のブロックBL0 〜BL511 に1対1の関係で対応する512個の記憶位置000H (A0 )〜1FFH (A511 )を有している。各記憶位置(Aj )には、それと対応するブロックBLj が現在空き状態であるときは“1”、そうでないとき(データが入っているとき)は“0”の値を有する1ビットの空き情報[a]が格納される。
Claim (excerpt):
記憶領域を複数のブロックに分割し、ブロック単位でデータを一括消去するように構成された半導体メモリを含むメモリシステムにおいて、前記半導体メモリ内の前記複数のブロックに1対1の関係で対応づけられた複数の記憶位置を有し、各々の前記記憶位置にそれと対応する1つの前記ブロックがデータの入っていない空き状態であるか否かの空き情報を格納するテーブルメモリを有することを特徴とするメモリシステム。
IPC (4):
G06F 12/02 530 ,  G06F 3/06 301 ,  G06F 3/08 ,  G11C 16/06
FI (4):
G06F 12/02 530 B ,  G06F 3/06 301 J ,  G06F 3/08 H ,  G11C 17/00 309 Z
Patent cited by the Patent:
Cited by examiner (5)
  • 記憶制御装置
    Gazette classification:公開公報   Application number:特願平5-136836   Applicant:カシオ計算機株式会社
  • 特開平4-137127
  • 特開昭63-318649
Show all

Return to Previous Page