Pat
J-GLOBAL ID:200903025345842444

バスドライバ回路

Inventor:
Applicant, Patent owner:
Agent (1): 松本 正夫
Gazette classification:公開公報
Application number (International application number):1993281904
Publication number (International publication number):1995115439
Application date: Oct. 16, 1993
Publication date: May. 02, 1995
Summary:
【要約】 (修正有)【目的】 高速で効率的な伝送を可能とする最適なスルーレートを選択するバスドライバ回路を提供する。【構成】 波形入力端子と波形出力端子間に直列に接続された第1〜第NのMOSトランジスタTR10(1)〜10(N)と、第1〜第Mの制御用MOSTR11(1)〜11(M)を備え、第1〜第MのMOSTRのソースを第1〜第Mの制御MOSTRのドレインと接続する。第M+1〜NのMOSTRのゲートをグランド30に接続し、第1〜第Mの制御用MOSトランジスタのゲートを、第1〜第Mの制御用MOSTRのON・OFFを行う制御信号S1(1)〜S(M)に接続する。各制御用MOSTRのソースを第1〜第Mの抵抗を経てグランドに接続した。【効果】 波形の種類や性質、伝送速度等に応じ、最適なスルーレートを選択できる。
Claim (excerpt):
波形入力端子と波形出力端子間に直列に接続された第1〜第NのMOSトランジスタと、第1〜第Mの制御用MOSトランジスタを備え、前記第1〜第NのMOSトランジスタのドレインを前記波形出力端子に接続し、ゲートを前記波形入力端子と接続し、前記第1〜第M(M<N)のMOSトランジスタのソースを前記第1〜第Mの制御MOSトランジスタのドレインと接続し、前記第M+1〜N(M+1≦N)のMOSトランジスタのゲートをグランドに接続し、前記第1〜第Mの制御用MOSトランジスタのゲートを、第1〜第Mの制御用MOSトランジスタのON・OFFを行なう第1〜第Mの制御信号に接続し、前記第1〜第Mの制御用MOSトランジスタのソースを前記グランドに接続したことを特徴とするバスドライバ回路。
IPC (3):
H04L 25/02 ,  H03K 5/125 ,  H03K 5/12
Patent cited by the Patent:
Cited by examiner (3)
  • 特開昭63-204757
  • 特開平4-051712
  • 特開昭63-009220

Return to Previous Page